Makefile 定義規則
一個Makefile目標規則的一般語法
target \[target...\] : \[dependent ....\]
\[ command ...\]
方括號中的項是可選的,省略號是指一個或多個。注意標籤,每個命令前需要。
下面給出一個簡單的例子,定義了一個規則使您的目標從 hello 其他三個文件。
hello: main.o factorial.o hello.o
$(CC) main.o factorial.o hello.o -o hello
注:在這個例子中,你必須放棄規則,使所有對象從源文件的文件
語義是相當簡單的。當"make target"發現目標規則適用,如有眷屬的新目標,使執行的命令一次一個(後宏替換)。如果有任何依賴進行,即先發生(讓您擁有一個遞歸)。
如果有任何命令返回一個失敗狀態,MAKE將終止。這就是爲什麼看到規則,如:
clean:
-rm *.o *~ core paper
Make忽略一個破折號開頭的命令行返回的狀態。例如。如果沒有核心文件,誰在乎呢?
Make 會 echo 宏字符串替換的命令後,告訴發生了什麼事,因爲它發生。有時可能想要把它們關掉。例如:
install:
@echo You must be root to install
大家所期望的Makefile的 某些目標。應該總是先瀏覽,但它的合理預期的目標(或只是做),安裝,清潔,會發現。
make all - 編譯一切,讓你可以在本地測試,之前安裝的東西。
make install - 應安裝在正確的地方的東西。但看出來的東西都安裝在正確的地方爲系統。
make clean - 應該清理的東西。擺脫的可執行文件,任何臨時文件,目標文件等。
Makefile的隱含規則
該命令應該在所有情況下,我們建立一個可執行x的的源代碼x.cpp的作爲一個隱含的規則,這可以說:
.cpp:
$(CC) $(CFLAGS) [email protected] $(LDFLAGS) -o $@
這種隱含的規則說,如何make c, x.c- 運行x.c 調用輸出x。規則是隱式的,因爲沒有特定的目標提到。它可用於在所有的情況下。
另一種常見的隱含規則的構造 .o(對象)文件和 .cpp (源文件)。
.o.cpp:
$(CC) $(CFLAGS) -c $<
alternatively
.o.cpp:
$(CC) $(CFLAGS) -c $*.cpp